芯片设计物理验证软件合集

芯片设计物理验证软件合集

软服之家数据研究中心

芯片设计物理验证:验证工作贯穿整个设计过程。芯片设计可以划分为前端(逻辑设计)与后端(物理设计),实现过程中将不断对设计进行优化,优化可能改变逻辑描述方式和结构,存在引入错误的风险,所以验证贯穿整个设计过程。

物理验证主要包括以下几个方面:‌设计规则检查(DRC)‌:验证芯片设计是否符合制造工艺的要求,确保电路在工艺制造过程中不会出现问题。DRC主要检查芯片的版图设计是否满足一系列的制造规则,包括线宽、间距、电容等参数的合法性‌。版图与原理图对比(LVS)‌:验证芯片的逻辑电路和物理版图之间的一致性。LVS通过比较逻辑设计和物理设计之间的连接关系和电路特性,确保芯片的物理版图与逻辑设计的一致性‌。电磁规划与分析‌:检测和分析芯片设计中的电磁干扰和耦合效应,确保芯片在工作过程中的电磁性能满足要求。这包括电磁兼容性分析和电磁干扰抑制措施的设计与验证‌。

物理验证在芯片设计中至关重要,因为它直接关系到芯片的制造可行性和性能。通过DRC和LVS等手段,可以确保设计的正确性和一致性,避免在制造过程中出现错误,从而减少成本和延长产品上市时间‌。以下是软服之家小编为您推荐的芯片设计物理验证软件,以便于您的选择与参考。


IC Validator 是Synopsys旗下的一套全面的高性能 Signoff 物理验证解决方案,可以帮助客户在从成熟到先进的各个工艺节点上,显著提高其生产效率。

IC Validator 采用业界先进的分布式处理算法,可扩展到超过 4,000 个 CPU 内核。该工具的高性能和可扩展性实现了目前业内领先的超大芯片的物理验证签收。数十亿个晶体管的设计,一天内完成设计规则检查 (DRC)、布局与原理图对照验证 (LVS) 以及金属填充的一次迭代。

IC Validator 物理验证与 Fusion 设计平台中的 Synopsys Fusion Compiler™ RTL-to-GDSII 解决方案以及 IC Compiler® II 布局布线系统,达成无缝集成。这种集成的融合技术通过在实现环境中实现独立的 Signoff 质量分析和自动修复,从而加速了芯片制造部门的设计收敛。

31浏览  |  厂商已入驻提供最新报价

Cadence Physical Verification System (PVS) 是Cadence 研发的一款先进的签核解决方案,用于边设计边验证和后端物理验证、约束条件验证,以及可靠性检查。该系统与行业标准 Cadence Virtuoso® custom/analog、Cadence Innovus™ digital design和mixed-signal flows相互集成,为您提供了与所有 Cadence 工具相集成的端到端(end-to-end)设计和签核物理验证解决方案。

使用 PVS,您可以放心地完成先进工艺节点的设计签核检查(设计规则检查和电路布局验证)。晶圆代工厂提供 PVS 工艺规则 (rule deck),PVS 可提供有效而全面的调试工具,以减少调试时间并提高效率。该解决方案支持先进工艺节点技术(例如双重掩模、三重掩模、四重掩模,3DIC 集成电路,鳍式场效电晶体规则、先进工艺器件的提取等),并将物理验证技术的应用范围扩展到设计可靠性检查和约束验证领域。PVS 还具备分布式处理功能,无需专用硬件即可大大提高吞吐量。

40浏览  |  厂商已入驻提供最新报价

Calibre nmDRC是Siemens旗下的以业界领先的Calibre核心架构为基础,专门为纳米设计阶段而开发的第五代Calibre物理验证解决方案。它依托先进的核心技术,可以为设计工程师提供复杂图形的分析能力,更快的运行速度及更短的验证周期,从而满足纳米设计中尺寸缩小以及复杂工艺制造引发的各种要求。

Calibre nmDRC支持强制性和基于模型的物理验证,为纳米设计提供全面签核检查。全新的Hyperscaling处理技术可以显著地缩短运行时间和提高生产效益,Calibre nmDRC支持先进的数据处理技术可以最大化地使用现有的多核以及网络计算设备,并且和各种负载平衡管理软件完全兼容,例如LDF和GRID。支持基于模型的物理验证,Calibre nmDRC可以在同一验证环境中进行复杂的错误分析,从而找出严重制约设计良率的关键位置。 Calibre nmDRC支持步进验证检查,可以是设计者在几秒钟内即可进行查错和纠错,动态的查错能力可以缩短重复验证周期。Calibre nmDRC设计数据直接读写能力,Calibre nmDRC可以将DFM数据直接反标到 GDSII,OASIS,LEF/DEF,MilkyWay和OpenAccess中。支持Tcl Verification Format规则检查文件,以简化先进工艺规则文件的维护和开发。

152浏览  |  厂商已入驻提供最新报价

Empyrean Argus是华大九天自主研发的新一代纳米级芯片层次化并行物理验证工具。该工具根据不同设计类型版图的特点,如存储,传感器等设计中的大规模重复单元阵列,通过高性能版图预处理技术,缩短了大规模版图设计的验证时间;针对模拟版图设计中的各种复杂图形,通过高精度扫描线技术,对各类复杂图形做高精度的检查及器件提取,显著提升了用户检查和分析版图设计错误的效率,缩短了产品的设计周期。

Empyrean Argus可无缝集成到模拟电路原理图版图编辑工具Empyrean Aether、版图集成与分析工具Empyrean Skipper以及RC提取工具Empyrean RCExplorer,并通过易用的Debug功能帮助版图设计工程师快速定位版图设计错误,加速验证过程并缩短产品开发周期。Empyrean Argus提供的物理验证解决方案可以消除设计错误,降低设计成本和减少设计失败的风险。目前工具已广泛应用于多家设计公司和晶圆代工厂,为用户提供Signoff级别的验证服务,成功完成流片数十亿颗。

40浏览

概伦全定制电路设计平台NanoDesigner提供了灵活、可扩展的全定制电路设计集成环境,内置高精度SPICE仿真引擎,可实现版图设计和交互式in-design物理验证等功能。

NanoDesigner iV是NanoDesigner专为模拟电路设计开发的高速交互式物理验证工具。NanoDesigner iV无缝集成于NanoDesigner客制化全流程电路设计平台。NanoDesigner iV拥有独特的平面化处理引擎和专有规则编辑GUI,大大提升工具易用性。NanoDesigner iV直观简洁的debug方式方便用户快速定位与排错。NanoDesigner iV支持第三方signoff物理验证工具。

61浏览  |  厂商已入驻提供最新报价